标题 |
![]() 65nm CMOS中21dB信道损耗下的0.013 mm2 0.53 mW/Gb/s 32Gb/s混合模拟均衡器
相关领域
抖动
CMOS芯片
物理
均衡(音频)
误码率
奈奎斯特频率
自适应均衡器
电气工程
频道(广播)
电子工程
计算机科学
电信
带宽(计算)
工程类
光电子学
|
网址 | |
DOI | |
其它 |
期刊:IEEE Transactions on Very Large Scale Integration (VLSI) Systems 作者:Arya Balachandran; Yong Chen; Chirn Chye Boon 出版日期:2017-11-24 |
求助人 | |
下载 | 该求助完结已超 24 小时,文件已从服务器自动删除,无法下载。 |
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|