标题 |
A low jitter and fast locking all digital phase locked loop with flash based time to digital converter and gain calibrated voltage controlled oscillator
一种低抖动、快速锁定的基于flash的时间数字转换器和增益校准压控振荡器的全数字锁相环
相关领域
抖动
压控振荡器
锁相环
时间数字转换器
相位噪声
CMOS芯片
闪光灯(摄影)
电子工程
dBc公司
双回路
数控振荡器
模数转换器
计算机科学
循环(图论)
电压
电气工程
工程类
物理
延迟线振荡器
时钟信号
光学
电压基准
组合数学
数学
|
网址 | |
DOI | |
其它 |
期刊:International Journal of Circuit Theory and Applications 作者:Jagdeep Kaur Sahani; Anil Singh; Alpana Agarwal 出版日期:2022-05-03 |
求助人 | |
下载 | 该求助完结已超 24 小时,文件已从服务器自动删除,无法下载。 |
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|