标题 |
A 12.5Gbps dual loop quarter rate CDR using lock detecting technique in 55nm CMOS process
在55 nmMOS工艺中使用锁检测技术的12.5Gbps双环四分之一速率CDR
相关领域
抖动
串行解串
双回路
计算机科学
相位检测器
锁(火器)
锁相环
循环(图论)
探测器
电子工程
电气工程
计算机硬件
工程类
电信
电压
数学
机械工程
组合数学
|
网址 | |
DOI | |
其它 |
期刊: 作者:Yongsheng Wang; Huaixin Xian; Xinzhi Li; Fangxing Lai; Weijia Han; et al 出版日期:2016-10-01 |
求助人 | |
下载 | 该求助完结已超 24 小时,文件已从服务器自动删除,无法下载。 |
温馨提示:该文献已被科研通 学术中心 收录,前往查看
科研通『学术中心』是文献索引库,收集文献的基本信息(如标题、摘要、期刊、作者、被引量等),不提供下载功能。如需下载文献全文,请通过文献求助获取。
|